АПС Л3. Цифровая арифметика. АЛУ (ИБ, РТ, ИКТ, КТ)

На лекции затронули вопросы особенностей арифметики по модулю, разобрались с отрицательными числами, переполнением, реализовали сумматор и посмотрели два подхода к реализации арифметико-логических устройств. Основные моменты лекции: 3:50 - двоичное представление чисел 5:40 - шестнадцатеричное представление чисел 7:22 - сложение в столбик и проблема отрицательного результата 13:13 - арифметический круг 15:46 - отрицательные числа в двоичном виде 18:24 - числа в дополнительном коде 23:34 - как из положительного числа сделать отрицательное 30:02 - про переполнение со знаковыми и беззнаковыми числами 36:58 - реализация сумматора с последовательным переносом 43:50 - чем плох последовательный перенос 45:53 - реализация сумматора с ускоренным переносом 57:57 - что такое арифметико-логическое устройство 1:00:56 - пример мультиплексируемого АЛУ на примере реализации для MIPS 1:09:57 - конструкция Verilog HDL для реализации мультиплексора 1:11:27 - каким будет АЛУ для процессора RISC-V для лабораторных работ 1:15:55 - блоки сравнения двух чисел 1:17:47 - сдвиги влево, вправо и арифметические и их реализация 1:24:32 - альтернативный вариант синтеза АЛУ из логических выражений telegram: github:
Back to Top